内容简介
本书按照“器件—软件—设计语言”的顺序介绍数字系统设计的方法、CPLD/FPGA器件、典型的EDA设计软件和Verilog HDL硬件描述语言,力求涵盖数字系统开发涉及的主要技巧,并在内容上进行取舍,做了精心的编排。
本书以具体的实例,详细介绍用Quartus Ⅱ、MAX+plusⅡ软件进行原理图设计和文本设计开发的过程,对Synplify Pro/ModelSim等专用开发工具的使用与相互接口也做了介绍。
Verilog HDL数字设计是本书的重点,以可综合的设计为重点,同时对仿真和模拟也做了深入阐述,讨论了设计方法和设计优化的问题,以大量经过验证的数字设计实例为依据,全面系统地阐述了Verilog HDL硬件设计开发的方法与技巧。
本书突出的特点是:着眼于实用性,紧密联系教学和科研实际,实例丰富。全书概念清新,语言流畅,可读性强。书中加入了大量的图和表,以增强表述的效果。
本书可作为电子工程、通信工程、仪器仪表、数字信号处理等专业本科生和研究生的教学用书,也可供从事电路设计和系统开发的工程技术人员阅读参考。